PAN2025是一款內嵌32位MCU和2.4GHz收發(fā)器的SoC芯片。該收發(fā)器適用于2.400~2.483GHz全球ISM頻段。它集成了射頻(RF)發(fā)射器和接收器,頻率合成器,晶體振蕩器,基帶GFSK調制解調器等。PAN2025支持一對多網(wǎng)絡和ACK通信。TX功率,頻率通道和數(shù)據(jù)速率都是可配置的。同時,芯片中還集成了多個外部組件。
另外,PAN2025中的32位MCU支持從低端,價格敏感的設計到計算密集型設計的應用,并為經(jīng)濟型產(chǎn)品提供了先進的高端功能。
PAN2025最高運行頻率可達72 MHz,支持2.2V ~ 3.6V的寬工作電壓范圍,工作溫度-40℃ ~85℃。對于PAN2025,嵌入式程序flash大小高達32KB,SRAM高達4KB。它還為ISP提供可配置的閃存大小。
PAN2025具有許多高性能外設功能,例如16 MHz內部RC振蕩器(校準后精度為±1%),高達24個GPIO引腳,3個32位定時器,4個UART,1個SPI接口,1個I2C接口,1個8通道的16位PWM發(fā)生器,一個8通道12位ADC,看門狗定時器,窗口看門狗定時器,兩個模擬比較器和欠壓檢測器。所有這些外設都已集成到PAN2025中,以減少元件數(shù)量,電路板空間和系統(tǒng)成本。
此外,PAN2025還配備了ISP(在系統(tǒng)編程)和ICP(在線編程)功能,允許用戶更新程序存儲器而無需從實際的最終產(chǎn)品中移出芯片。PAN2025還支持在應用程序編程(IAP)功能,這意味著在嵌入式閃存更新后,用戶切換執(zhí)行代碼而無需復位芯片。PAN2025包括了QFN32和QFN40兩種封裝形式,QFN32封裝與PAN163兼容,而QFN40封裝與PAN159兼容。
RF
可編程輸出功率:12,10,8,7,6,5,4,3,2,1,0 或 -4dBm
25mA@0dBm
55mA@10dBm
-94dBm@250K bps+GFSK
-91dBm@1Mbps+GFSK
-100dBm@1Mbps+DSSS
頻段:2.400~2.483GHz
碼率:1Mbps,250Kbps
調制方式:DSSS 和 GFSK
PAN2025B 版本的 RF 通信推薦使用 RX 模式
無線
接收器
發(fā)射器
內核
32 位 MCU 運行速度高達 72 MHz
一個 24 位系統(tǒng)定時器
支持低功耗空閑模式
一個單周期 32 位硬件乘法器
支持串行線調試(SWD)接口,支持兩個觀察點/四個中斷點
內置 LDO,支持寬工作電壓范圍:2.2V ~ 3.6V
內存
29 KB Flash 存儲器用于存儲程序代碼 (APROM)
可配置的 Flash 存儲器用于存儲數(shù)據(jù) (Data Flash)
2 KB Flash 用于裝載程序 (LDROM)
4 KB SRAM 用于內部高速數(shù)據(jù)緩存(SRAM)
低功耗
激活模式 RX:40mA
0dBm 激活模式 TX:50mA
10dBm 激活模式 TX:68mA
待機模式(外部中斷,CPU 掉電):0.2uA
待機模式(外部中斷,CPU 掉電,SRAM Retention):1uA
待機模式(睡眠定時器運行,CPU 掉電):2.5uA
待機模式(睡眠定時器運行,CPU 掉電,SRAM Retention):3.3uA
時鐘
可編程的系統(tǒng)時鐘源
內置 16 MHz 內部高速振蕩器 (RCH)用于系統(tǒng)操作 (在 25℃、5V 環(huán)境下,精確度為
1%)
內置 32 KHz 內部低速振蕩器 (RCL)用于 WDT 定時器和喚醒操作
內部 DPLL 允許 CPU 運行頻率最高為 72 MHz
I/O 口
準雙向輸入/輸出
推挽輸出
開漏輸出
高阻態(tài)輸入
QFN32 封裝高達 21 根通用 IO(GPIO)引腳
QFN40 封裝高達 24 根通用 IO(GPIO)引腳
四種 I/O 模式:
可選擇施密特觸發(fā)輸入
定時器
支持時間計數(shù)模式
支持觸發(fā)輸出模式
支持外部觸發(fā)脈沖寬度測量模式
支持外部觸發(fā)脈沖捕捉模式
提供三個 32 位定時器,每個定時器包括一個 8 位預分頻計數(shù)器和一個 24 位向上計
數(shù)器
WDT
可編程時鐘源和時間溢出周期
可從掉電模式或空閑模式下喚醒
可選擇在看門狗溢出后中斷還是復位
WWDT
6 位向下計數(shù)值(CNTDAT)和 6 位比較值(CMPDAT)使得 WWDT 溢出窗口周期可靈
活設置
支持 4 位數(shù)值(PSCSEL)編程 WWDT 計數(shù)器預分頻值,最大可達 11 位。
PWM
高達 4 個內置 16 位 PWM 發(fā)生器,提供 8 個 PWM 輸出或 4 對互補 PWM 輸出
每個 PWM 發(fā)生器擁有獨立的時鐘源、時鐘分頻器、8 位預分頻器和死區(qū)時間發(fā)生器
UART
四個 UART 設備
接收器和發(fā)射器都有緩沖,均為 8 字節(jié) FIFO
可編程波特率發(fā)生器,波特率高達一個系統(tǒng)時鐘
SPI
一個 SPI 設備
主機時鐘高達 24 MHz,,從機高達 10 MHz
支持主機/從機模式
全雙工同步串行數(shù)據(jù)傳輸
I2C
一個 I2C 設備
支持主從模式
主從機間雙向數(shù)據(jù)傳輸
ADC
PAN2025B 版本模擬輸入電壓范圍:0~2V 或 0~VDD
保證了 12 位分辨率和 10 位精度
多達 12 個單端輸入通道,其中包括一個內部 VDD,一個 GND,一個 bandgap 和一
個 RSSI(這四個通道沒有封裝出來)
可通過 ISP (在系統(tǒng)編程)、ICP (在電路編程)和 IAP (在應用編程)更新程序
BOD
4 個可編程的閾值電平:3.0V/2.7V/2.4V/2.2V
支持欠壓中斷和復位選項
32 位唯一的 ID
LVR
閾值電壓電平:2.0±0.1V
工作溫度:-40℃~85℃
工作溫度:2.2V~3.6V
可靠性:
ESD HBM 可達±5KV
ESD CDM 可達±2000V
ESD MM 可達±300V
封裝:
QFN32,5 × 5
QFN40,5 × 5
產(chǎn)品型號 | MCU 型號/類型 | Flash(KBytes) | RAM (KBytes) | Digital I/O | Peripheral | ADC | 封裝 |
PAN2025B50X | 32位 | 32 | 4 | 22 | I2C*1,SPI*1,UART*4,PWM*8 | 7Ch 12bit | QFN32 |
PAN2025B50Y | 32位 | 32 | 4 | 24 | I2C*2,SPI*1,UART*4,PWM*6 | 8Ch 12bit | QFN40 |
序號 | 資料說明 | 下載鏈接 | 更新日期 |
1 | PAN2025B產(chǎn)品說明書 | PAN2025B產(chǎn)品說明書 | 2022-07-25 |